Some of our content has been moved to altera.com and we are working on migrating the remaining content and experiences. Lets us help you find what you’re looking for.
アーキテクチャー コードサイズを小さくするために、今回は命令長を16bitにしました。レジスター幅のデフォルト値は16bitですがパラメーターで可変となっているのでアプリケーションの必要に合わせて32bitや64bitに変更できます。 回路規模の縮小、動作周波数向上のための工夫 深いパイプライン動作周波数を上げるため深めの7段ステージパイプラインの設計にしました。また、完全なパイプライン設計にしているので最小1サイクルで命令を連続実行できます。 乗算命令とシフト命令は深いパイプラインで実行テストの結果、乗算命令とシフト命令が特に遅延が大きいため、実行段で3〜4サイクルの遅延を許容する設計にし、パイプライン化した回路が生成されるようにしました。 レジスターファイルをブロックRAMで構成可能パイプラインはより深くなりますが、多くのレジスターを実装した場合でも回路規模が大きくなりません。(実際に
SNES on FPGAスーファミ開発のメモランダム DE2-115 FPGA board (1 chip SNES) スーファミは遊ぶためのもので、開発するためのものではありません。 SFC、つまりスーファミをFPGAで自作した、というお話。 ファミコンの時代、当時としては高い性能だったがそれ以上に実現できなかったクリエイターたちの世界が、 スーファミの時代になり少しずつ実現しつつあった(それはもうICが火を噴かんがごとく)。 デザイナー、バトルプログラマ、ドッター、サウンドプログラマ… 彼らの歴史の中で紡がれてきたものはなんだったのか。 スーファミ互換機の製作。それはスーファミにおいて最後のゲームとなる。 ▼ 開発環境 ハードウェア記述言語 SFL+、VerilogHDL、VHDL 使用FPGAボード Terasic DE1 2005~ Altera CycloneII 約18,000
A-Z80 A conceptual implementation of the Z80 CPU ------------------------------------------ for Altera, Xilinx and Lattice FPGAs This project is described in more details at https://baltazarstudios.com For additional information, read 'Quick Start' and 'Users Guide' documents in the 'docs' folder. Also read a 'readme.txt' file in each of the folders. Prerequisites ============= * Altera Quartus an
Intel® Programmable Solutions Group インテル® プログラマブル・ソリューションズ事業本部 インテル® プログラマブル・ソリューションズ事業本部は、FPGA、SoC、CPLD、電源、ボード ソリューション等、付加価値の高いソリューションを提供している半導体メーカーです。 インテル® のプログラマブル・ソリューションは、電子機器製品の革新と差異化、お客様の市場での成功を、迅速かつコスト効率よく実現するものです。 主な製品 インテル® FPGA インテル® FPGA (Field Programmable Gate Array) は、ハードウェア製品とソフトウェア製品の特長を兼ね備えた LSI (大規模集積回路)です。 ソフトウェアのように機能を自由に変更できますが、ハードウェア処理により CPUよりも低消費電力で、高速に動作します。 インテル® FPGA は
Accelerate development by exchanging ideas with the Linux community. Discover the right resources for your embedded solutions. Community Design Initiative Learn about the Rocketboards community design initiative and how you can benefit … read more Why join RocketBoards.org Get your question answered, show off your latest SoC FPGA project , start your own wiki page, edit an existing wiki page are j
Kevin Mehall Getting Started with OpenRISC v2 - Updated 21 October 2012 From FPGA to Linux Shell Introduction OpenRISC is a CPU architecture developed by the OpenCores community. OR1200 is an open-source Verilog implementation of the CPU core, and ORPSoC (OpenRISC Reference Platform System on Chip) combines the OR1200 CPU with a set of peripherals. The system-on-chip can now synthesized on FPGAs t
リリース、障害情報などのサービスのお知らせ
最新の人気エントリーの配信
処理を実行中です
j次のブックマーク
k前のブックマーク
lあとで読む
eコメント一覧を開く
oページを開く