ACTIVIDAD 5 FECHA:
INTRACLASE
No.
SEMESTRE: Séptimo
PARALELO: “A”
ASIGNATURA: Microprocesadores
Dispositivos para decodificación y memoria en los sistemas
UNIDAD N°: 2
microprocesados
TEMA: Decodificador de direcciones
¿Cómo diseñar decodificadores de direcciones para sistemas
PROBLEMA:
microprocesados?
Aplicar una metodología adecuada para el diseño de
OBJETIVO:
decodificadores de direcciones de sistemas microprocesados.
TIPO DE ACTIVIDAD
LUGAR ALCANCE FORMA
□ Intraclase □ Individual □ Taller □ Práctica de laboratorio
□ Extraclase □Grupal □ Síntesis, esquemas □ Práctica de clase
□ Caso de estudio □ Resolución de problemas,
CALIFICACIÓN □ Investigativa ejercicios
□ Vinculación con la colectividad □ Ensayo, artículo
□ Práctica de campo
ROLES Y RESPONSABILIDADES DE LOS PARTICIPANTES EN LA TAREA:
NOMBRE ESTUDIANTE ROL DESCRIPCIÓN
1. DESARROLLO DE LA ACTIVIDAD
Ejercicio 1: Diseñar el decodificador de direcciones utilizando compuertas lógicas,
para un sistema microprocesado que tiene un bus de datos y direcciones de 16 bits,
con el siguiente mapa de memoria.
FFFFH
RAM
(32Kb}
LIBRE
(?)
ROM 2
(4Kb)
ROM 1
(16K x 16)
0000H
Ejercicio 1: Diseñar el decodificador de direcciones utilizando el demux 74138, para
un sistema microprocesado, que tiene el siguiente mapa de memoria.
FFFFH
RAM 4 ( 8 KB )
LIBRE 2 ( 16 KB )
RAM 2
RAM 3 ( ? ) ( 8Knibble)
RAM 1 ( 4 KB )
LIBRE 1 ( ? )
EEPROM ( 8 KB )
0000H
D7 D4 D3 D0
2. CONCLUSIONES Y RECOMENDACIONES
3. REFERENCIAS BIBLIOGRÁFICAS
(Utilice Norma IEEE)