- 博客(10)
- 收藏
- 关注
原创 网口浪涌防护电路-Bob Smith电路
网口电路是什么呢?网口电路是什么呢?网口电路就是我们硬件设计时经常见到的 10M/100M/1000M WAN口防护电路,常包含网口变压器、RJ45端子、电阻、高压电容、普通电容和电感,具体电路形态如后面的描述:根据中心抽头的处理形式,我们一般分为电压型和电流型。电流型请注意在PHY侧,网口变压器(Transformer)中心抽头是上拉到Vcc电源的;上拉电源大小取决于CPU端驱动能力的大小,有的是1.8V,有的是2.5V,也有其他的电压,此处不再一一赘述电压型的是接电容到地,不接电源。
2025-06-22 18:00:21
1036
原创 Bob Smith电路网口硬件设计
2)气体放电管需要续流遮断:即在其吸收瞬态发生短路后要能恢复到开路状态,即在一般使用中气体放电管的直流击穿电压比其并联的信号的工作电压高的多,当由于瞬态干扰气体放电管起作用,发生短路后,短路状态的维持需要一个电压,若信号电压会使气体放电管一直维持在短路状态,时间一长,就会将此信号烧毁,所以要使得信号电压低于维持气体放电管短路状态的电压。根据测试标准要求,对于非屏蔽的平衡信号,不要求强制性进行差模测试,所以对于差模1KV以内的防护要求,可以通过变压器自身绕阻来防护能量冲击,不需要增加差模防护器件。
2025-06-22 17:50:07
659
原创 PID调参+vofa上位机
VOFA+支持3种数据流方式:FireWater、JustFloat、RawDataFireWater:编程类似printf因,但字符串解析消耗资源,适用于通道少、发送频率低的场景。JustFloat:以小端浮点数组形式传输,适合通道多、频率高的场景。RawData:不进行采样数据解析,类似普通串口助手。vofa.cvofa.h
2025-05-27 14:46:43
296
原创 时钟电路设计
(4) 、晶振不要布在板子的边缘,因为为了安全考虑,板卡的地和金属外壳或者机械结构常常是连在一起的,这个地我们暂且叫做参考接地板,如果晶振布在板卡的边缘,晶振与参考接地板会形成电场分布,而板卡的边缘常常是有很多线缆,当线缆穿过晶振和参考接地板的电场是,线缆被干扰了。在实际电路中,也可以。一般的晶振振荡电路都是在一个反相放大器的两端接入晶振,再有两 个电容分别接到晶振的两端,每个电容的另一端再接到地,这两个电容串联 的容量值就应该等于负载电容,请注意一般 IC 的引脚都有等效输入电容, 这个不能忽略。
2025-01-03 11:27:17
1764
原创 GPIO八种工作模式
如果输入IO口不接外设,此时输入电平极易受外界的干扰导致输入电平不确定,输入的电平完全由外部的输入决定。(IIC就是典型的开漏输出,IIC总线默认是高电平,IIC总线上挂载多个从机,当从机不工作时输出高阻态)开漏输出:当输出寄存器输出低电平,则引脚输出低电平,当输出寄存器输出高电平,则引脚输出高阻态。:当单片机输出高电平,则引脚也输出高电平,当输出寄存器输出低电平,则引脚也输出低电平。上拉输入:给一个默认的高电平也就是说当没有外部输入时默认输入高电平。复用推挽输出---SPI可使用。
2024-12-13 16:38:13
171
原创 USB3.0 HUB电路设计
4、USB 电源线尽量粗,最好采用铺铜处理,USB2.0 为 0.5A,USB3.0 为 1A。3、USB 转换芯片与 USB 连接器应该尽可能的靠近,以减少走线的长度。2、ESD 保护器件和 Common mode choke(共模电感、共模扼流圈)应该尽可能的靠近 USB 接口放置。1、USB 差分阻抗控制:USB2.0/USB3.0——90Ω(±10%),对内等长误差 2mil。4、用于去耦和消除高频噪声干扰的磁珠和去耦电容应该尽可能的靠近 USB 连接器放置。
2024-12-08 14:20:27
985
空空如也
空空如也
TA创建的收藏夹 TA关注的收藏夹
TA关注的人