背景
本文主要介绍FPGA的软件开发方式,区别于传统使用HDL语言的硬件开发。软件开发无需学习复杂的硬件知识,使用C++即可开发,开发周期也大幅缩短到天为单位。
2021年第一次接触FPGA加速卡和OpenCL,当时开发环境还不友好,装完环境就花了一个月,给我折磨的不要不要的。AMD收购xilinx之后最近一年已经基本能用了,整理一下Vitis的安装过程以及其中的坑。
第一步,安装前的准备
硬件需求:
官方的系统需求如下:

官方提供的最低需求较高。vitis可以编译成软件模拟运行,无需大内存,可以在模拟器里面跑一跑,学习代码足够用了。
如果需要硬件模拟或硬件运行,必须64GB以上大内存。
最好有高性能CPU和Alveo加速卡,没有也可以使用模拟器
我做大数据系统的异构加速解决方案。
给客户现场演示加速能力,所以选择了小主机和U50加速卡,搬起来方便一点。
配置如下
CPU:i5 11500
内存:32GB x2
加速卡:Xilinx Alveo U50
主板硬盘不重要,给U50加了个风扇。
