- 博客(21)
- 收藏
- 关注
原创 educoder平台课-Python程序设计-4.函数
在前面的学习中,我们经常用到一些系统内置函数,如input()、print()、abs()等,它们把输入、输出和求绝对值等的语句封装起来,以函数的形式提供给用户使用。用户直接调用函数实现相应功能,而不需要再重复编写代码。下面的这段代码导入了math库,使用函数来求P点到坐标原点的距离,而P点的坐标值x、y都通过input()函数读入并使用float()函数转换为浮点值的。import math #导入math库,后面要使用math.sqrt()函数。
2025-03-07 12:17:38
1340
原创 HDLBits学习记录4-Verification&CS450-详细整理版~
HDLBits学习记录4-Verification&CS450 部分 逐题解答
2025-01-05 11:26:38
365
原创 HDLBits学习记录3-Circuits_2(FSM+Larger Circuits)-详细整理版~
HDLBits学习记录3-Circuits 状态机+Building Larger Circuits部分 逐题解答
2025-01-02 20:13:59
718
原创 IC基础知识
FE:Front End,前端BE:Back End,后端DV:Design Verification,验证PD:physical design物理设计ASIC:专用集成电路 application specific integrated circuitSoC:片上系统 system on chip,在单个芯片上集成了许多存储单元、功能模块等,由一个中央控制单元通过总线控制。低功耗、低成本、高性能、高集成、高带宽;设计复杂度较高。
2024-09-04 10:19:33
1711
原创 SystemVerilog
单引号初始化数组:动态数组、结构体(非合并型,分开存放)不用单引号初始化数组:队列Verilog里面没有结构体和枚举类型SV新引入的类型:双状态数据类型、队列、动态和关联数组、类和结构、联合和合并结构、字符串、枚举类型ps:在SystemVerilog(SV)中,并没有直接被称为“双状态数据类型”的内置类型。然而,SystemVerilog扩展了Verilog的数据类型,引入了更多的灵活性和表达能力,其中包括了能够表示更广泛状态或条件的数据类型。
2024-09-04 10:18:15
402
空空如也
TA创建的收藏夹 TA关注的收藏夹
TA关注的人