EDA实验:各类D触发器

这篇EDA实验详细介绍了使用Verilog实现的基本D触发器、同步复位D触发器、异步复位D触发器以及异步复位同步使能的D触发器,包括各自的源代码、激励文件及对应的波形图展示。

摘要生成于 C知道 ,由 DeepSeek-R1 满血版支持, 前往体验 >

之前实验存个档

1,基本D触发器

源程序:

module dff_20211103(clk,d,q1);  //基本D触发器
input clk,d ;
output reg q1 ;
always @(posedge clk)
begin
q1<=d;  //基本D触发器
end
endmodule

激励文件:

module smi_dff_20211103(    );
reg clk,d;
wire q1;
dff_20211103 uut(.q1(q1),.clk(clk),.d(d));
initial
begin
clk=0;
d=0;
end
always
#3d=~d;
always
#2 clk=~clk;
endmodule

 波形图:

 2,同步复位D触发器

源程序:

module complex_dff1( clk,q,in,reset);  //同步复位的D触发器
//同步复位:只要clk上升沿,reset=0是时输出清0
input clk,in,reset;
output reg q;
always @(posedge clk)
begin
if (~reset)
q=0;
else
q=in;
end
endmodule

激励文件:

module sim_complex_dff1(    );
reg clk,in,reset;
wire q;
complex_dff1 uut(.clk(clk),.in(in),.q(q),.reset(reset));
initial
begin 
clk=0
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值