- 博客(72)
- 资源 (1)
- 问答 (1)
- 收藏
- 关注
原创 基于FPGA实现数字QAM调制系统
基于FPGA的QAM调制系统设计与实现 本文提出了一种基于FPGA的数字QAM调制系统设计方案。该系统采用Verilog HDL实现,主要包含以下模块:分频模块将主时钟分频为4KHz信号;m序列发生器产生伪随机序列作为输入信号;串并转换模块将串行数据转换为I/Q两路并行信号;电平映射模块完成信号幅度转换;正弦/余弦波发生器产生正交载波;ASK调制器实现两路信号调制;最后通过加法器合成QAM调制信号。系统顶层模块整合了各子模块功能,通过仿真验证了设计的正确性。该方案实现了完整的QAM调制流程,为数字通信系统的
2025-09-05 23:56:20
495
原创 基于FPGA实现CRC校验码算法(以MODBUS中校验码要求为例)verilog代码+仿真验证
本文介绍了基于FPGA实现MODBUS协议中CRC校验码的verilog设计与验证方法。首先通过在线CRC计算工具确定MODBUS协议参数(多项式X16+X15+X2+1,初始值FFFF),分析了输入/输出数据反转对结果的影响,并给出了不同反转模式下的测试案例(如输入1234时,无反转变换输出6CB6,输入反转输出30E3)。随后利用在线代码生成工具自动生成并行计算的verilog代码,该代码采用组合逻辑实现,无计算延迟。通过工具生成的核心代码实现了16位数据输入和16位CRC校验输出的功能,为MODBUS
2025-09-05 17:03:08
1262
原创 电子电子技术知识------MOSFET管
MOSFET(金属氧化物半导体场效应晶体管)是一种电压驱动型功率半导体器件,具有高工作频率(100kHz以上)和快速开关特性(10-100ns)。其结构分为小功率型(横向导电)和大功率型(垂直导电),后者通过多单元集成提高耐压能力并降低导通电阻。工作原理是通过栅极电压控制源漏极间电流导通,但存在绝缘层易击穿的缺点。后续可通过MATLAB或Multisim进行电路仿真验证其特性。
2025-09-02 22:58:56
206
原创 基于FPGA+DSP数据采集平台DMA应用学习
本文探讨了基于FPGA+DSP架构的数据采集平台中DMA技术的应用。文章首先分析了DMA的工作原理,强调其通过独立控制器实现外设与内存间直接数据传输,从而解放CPU资源的优势。针对FPGA+DSP系统,指出DMA的必要性在于:1)解决FPGA资源占用与效率矛盾;2)满足高带宽需求;3)实现与DSP的标准协作。文章详细对比了DSP直接读取与DMA传输的效率差异,并梳理了FPGA端需掌握的关键技术,包括FIFO缓存、EMIF接口实现、跨时钟域处理等。最后总结了开发所需的技能树,为构建高效数据采集系统提供技术参考
2025-09-02 14:00:36
753
原创 基于FPGA+DSP数据采集处理平台的搭建
本文介绍了基于FPGA+DSP的数据采集处理平台搭建方案,重点探讨了FPGA与DSP之间的通信实现。项目采用EMIF总线作为通信方案,通过分析EMIF硬件接口和通信协议,详细说明了地址线、数据线及关键控制信号的作用,以及读/写建立、选通和保持周期的时序要求。该方案利用FPGA进行数据采集和逻辑控制,DSP负责高性能计算,通过EMIF实现高速数据传输,充分发挥两者优势。后续将通过仿真验证时序后上板测试,为构建高效实时数据处理平台奠定基础。
2025-09-01 22:26:09
1837
原创 关于FGPA的一个邪修小秘密--------intel家的FPGA芯片绝了
摘要:FPGA项目中EP4CE6F17芯片资源占用达99%时,发现可与同封装的EP4CE10F17完美替换,仅需修改型号重新配置引脚即可获得额外4K逻辑资源。实际上这两款芯片采用相同内部die,经上板验证成功实现资源扩展。类似方案也适用于赛灵思的AX301和AX4010芯片。这种替换方式为资源紧张的设计提供了灵活解决方案。
2025-09-01 15:37:58
292
原创 电力电子技术知识学习-----晶闸管
晶闸管(SCR)是一种半控型电力电子器件,具有耐高压、大电流的优点。其结构在二极管基础上增加门极控制,由三个PN结组成,导通需满足正向电压和门极触发电流条件,一旦导通门极即失去控制作用。晶闸管动态特性表现为导通时电流正反馈增长、电压下降,关断时产生反向电压。额定电压取正向/反向耐压较小值,通常为工作电压2-3倍。主要应用于整流、调速、加热控制等领域。作为电力电子技术入门器件,后续还需学习IGBT等全控型器件。
2025-08-31 22:50:31
528
原创 基于FPGA的正弦波和及滤波(已通过仿真和上板)
本文基于Xilinx ZYNQ 7020 FPGA实现了一个多频正弦波合成与滤波系统。系统采用DDS技术生成3M、10M和20MHz三种正弦波信号,通过相位累加器和ROM查表实现波形输出。三个频点信号经叠加模块相加后,送入FIR滤波器进行特定频率提取。设计中包含PLL时钟管理模块(200MHz)、三路DDS模块、信号叠加单元和FIR滤波模块,全部通过PL端实现。Verilog代码展示了DDS核心的频率控制字计算、相位累加过程以及FIR滤波器的数据流控制,最终可通过滤波器从混合信号中提取目标频率成分。系统已通
2025-08-31 18:28:57
1092
原创 电力电子技术知识-----整流电路学习
摘要 本文介绍了电力电子技术中的整流电路,重点分析了半波整流和桥式整流的工作原理及特点。整流电路将交流电转换为直流电,半波整流仅输出正弦波的正半部分,而桥式整流通过四个二极管实现全波整流,效率更高。文章还通过Multisim仿真展示了两种整流电路的波形,并指出实际应用中需考虑滤波、稳压等后续处理。此外,强调了器件选型的重要性,包括耐压值、损耗、成本等因素。最后提出电力电子技术发展前景广阔,需进一步学习功率计算、效率优化等知识。
2025-08-29 17:09:50
317
原创 基于FPGA的DDR3读写实验学习
本文基于FPGA实现DDR3读写实验,重点介绍了DDR3的基本原理和MIG IP核的使用方法。DDR3作为双沿触发的同步动态存储器,相比传统SDRAM具有更高的读写速度。实验通过Xilinx MIG IP核实现对NT5CC128M16IP-DI芯片的读写控制,详细分析了用户接口信号、命令写入时序、读写数据时序等关键点。实验方案包括数据写入、读取和校验三个主要环节,通过LED显示验证结果。文章还探讨了DDR3读写过程中数据断续现象的可能原因,并指出该技术在大数据量场景下的优势。整体而言,实验为FPGA数据存储
2025-08-29 15:06:59
1195
原创 电力电子技术知识总结-----滤波器
本文系统介绍了低通滤波器的原理及应用。滤波器通过电容和电感组合实现对不同频率电磁波的分离,其中电容导通高频信号,电感导通低频信号。文章详细解释了衰减分贝(dB)的概念及其计算公式,并通过图示展示了低通和高通滤波器对不同频率信号的衰减特性。最后提出未来计划使用FPGA实现高阶滤波器的实验设想。全文从硬件构成、工作原理到实际应用,为理解滤波器本质提供了系统化的知识框架。
2025-08-21 14:56:04
261
原创 电力电子技术知识总结-----PWM知识点
本文总结了电力电子技术中PWM(脉冲宽度调制)的基础知识与应用特点。PWM通过调节占空比和周期来控制功率器件,实现电压和电流的变化。文章介绍了PWM的基本概念,包括周期、占空比的定义,以及其在模拟信号转换中的优势。此外,还讨论了PWM在STM32中的实现方式,涉及计数器、预装载值和比较寄存器值的设置。PWM技术通过数字信号实现模拟效果,具有抗干扰能力强等优点,在电机控制、LED调光等领域有广泛应用。
2025-08-03 22:05:26
534
原创 个人自用----c语言指针复习(malloc)
本文通过一个两数之和的题目,探讨了C语言中指针和数组的应用。文章包含题目描述、C语言实现代码及运行示例。代码使用双重循环查找数组中两数之和等于目标值的下标,并演示了动态内存分配(malloc)的使用方法。作者反思了近期学习状态,强调需要挤出时间保持编程练习。该示例不仅解决了具体算法问题,还展示了指针传参和动态内存管理在嵌入式开发中的实用价值。
2025-08-03 19:02:44
321
原创 我的创作纪念日
文章摘要: 本文围绕技术学习与工作记录展开,分为五个部分。"机缘"阐述了记录技术问题、项目经验的目的;"收获"总结了养成记录习惯带来的效率提升;"日常"说明记录已成为工作的重要环节;"成就"肯定了记录的实际作用;最后在"憧憬"中表达了持续学习的决心。全文体现了作者通过系统性记录促进技术成长的经验,150字内完整呈现了从实践方法到未来展望的思考脉络。
2025-07-10 15:12:06
118
原创 基于fpga的车速检测以及里程测量
本文提出了一种基于FPGA的车速检测与里程测量系统。系统采用光电编码器获取电机转速脉冲信号,通过FPGA进行信号处理和计算。核心原理包括:通过编码器A/B相正交脉冲测速(频率与转速成正比),采用积分法或脉冲累加法计算里程。硬件组成含光电编码器(1024PPR)、FPGA核心板(Xilinx Artix-7)及信号调理电路。文中展示了滤波Verilog代码,通过32位移位寄存器实现信号滤波,解决了光电传感器信号毛刺问题。实验结果表明,该系统能有效实现车速检测和里程计算,具有稳定可靠的性能。
2025-07-04 12:37:53
389
原创 基于fpga的串口控制的音乐播放器
本文设计了一种基于FPGA的串口控制音乐播放器系统。系统通过串口接收数字1-8编码的音符信号(分别对应do、re、mi等),自动播放0.5秒时长的音符,并支持单音和批量发送(最大缓存100个音符)。硬件架构包含串口驱动、数码管显示、蜂鸣器PWM驱动和FIFO数据缓冲四个模块。其中串口模块实现了115200bps的异步通信,接收端采用三级寄存器消除亚稳态,并检测起始位触发接收过程。播放过程中,六位数码管会动态显示当前及历史音符,新音符从右端插入,旧音符依次左移。系统采用Verilog语言实现,具有实时接收处理
2025-06-27 16:50:10
227
原创 基于FPGA的数字锁相环DPLL同步提取时钟信息
本解码板设计基于数字锁相环(DPLL)架构,实现了对5 MHz曼彻斯特编码信号的时钟恢复与数据解调。首先,**phasecomparator**模块对输入信号和反馈时钟进行相位与频率检测,输出Lead/Lag脉冲;随后,**randomwalkfilter**与**variableresetrandomwalkfilter**模块将脉冲平滑为微调指令,驱动**freqdivider\_multiple**模块动态调整分频比,生成稳定的5 MHz恢复时钟和10 MHz采样时钟。
2025-06-19 10:15:30
1265
原创 基于FPGA的PID算法学习———实现PID比例控制算法
本文介绍了基于FPGA的PID算法实现,包括PID控制原理及其Verilog代码实现。PID算法由比例(P)、积分(I)和微分(D)三部分组成,采用闭环控制方式逐步逼近目标值。文中详细分析了PID算法的公式推导,并提供了完整的Verilog代码实现,包括PID、PI和P三种控制模式的模块设计,其中PID模块通过误差计算和补偿值调节输出。代码采用时序逻辑设计,包含参数可调的增益系数(K_p、K_i、K_d),适用于FPGA的硬件实现。通过增量式PID算法,系统能够快速响应并减小稳态误差,为嵌入式控制系统提供了
2025-06-10 18:06:36
740
原创 基于FPGA的PID算法学习———实现PI比例控制算法
本文介绍了PID控制算法的基本原理与实现,重点分析了比例(P)和比例积分(PI)控制在FPGA中的仿真验证。首先阐述了PID闭环控制的概念,其中P环节起主要作用,I环节消除稳态误差。随后给出了PI环控制的算法公式和Verilog实现代码,包括误差计算、补偿值生成和输出更新等关键步骤。通过搭建包含P控制器和PI控制器的测试平台,对比了两者的动态响应特性。仿真结果显示,在目标值设置为100时,PI控制能够更快地收敛且无稳态误差,验证了积分环节的有效性。该研究为数字PID控制器的硬件实现提供了参考方案。
2025-06-10 17:03:58
601
原创 基于FPGA的PID算法学习———实现P比例控制算法
本文介绍了基于FPGA实现的PID控制算法中的P比例控制部分。通过分析PID算法的基本原理,重点阐述了P比例控制的公式实现,包括误差计算(e_t)、补偿值(u_t)和输出值(Pid_out)。文中给出了FPGA仿真验证代码,展示了不同比例系数Kp(1.25至0.0789)的控制效果仿真波形图。结果表明,随着Kp值的减小,系统响应趋于平稳。该研究为后续实现完整的PID算法(加入积分和微分环节)奠定了基础。
2025-06-09 10:24:34
433
1
原创 基于fpga的疲劳驾驶检测
摘要: 本文设计了一种基于FPGA的疲劳驾驶检测系统,以Altera Cyclone IV E芯片为核心,结合OV7255摄像头、LCD屏幕、触摸按键及蜂鸣器模块,实现实时眼部状态监测与分级报警。系统通过摄像头采集图像,经FPGA进行二值化与形态学处理,提取眼部特征并计算纵横比(EAR),判断闭眼时长是否超阈值,触发蜂鸣器报警。实验表明,系统能准确锁定睁/闭眼状态并在LCD上标记,验证了其可行性与实时性,适用于车载安全监测场景。 关键词: FPGA;疲劳检测;图像处理;眼部特征;实时监测
2025-06-08 12:28:18
1456
1
原创 基于FPGA的超声波显示水位距离,通过蓝牙传输水位数据到手机,同时支持RAM存储水位数据,读取数据。
本文设计了一种基于FPGA的超声波水位监测系统,通过硬件模块和软件算法的协同工作实现高精度水位测量。系统采用FPGA作为核心处理器,利用超声波测距模块实时采集水位数据,通过状态机控制测量流程(空闲、发送、接收、完成四个状态),测量结果经FPGA处理后通过蓝牙模块上传。硬件部分包括FPGA开发板、超声波传感器、蓝牙通信模块等;软件采用自顶向下设计方法,实现了距离计算(声速×时间/2)和数据传输功能。测试表明,该系统具有实时性强、测量精度高(毫米级)的特点,为水位监测提供了一种高效的解决方案。主要创新点在于利用
2025-06-08 12:10:11
571
原创 基于FPGA的VGA显示文字和动态数字基础例程,进而动态显示数据,类似温湿度等
本文基于FPGA实现VGA显示文字和数字功能,主要包含以下内容:VGA显示参数:采用640×480@60模式,像素扫描频率25.175MHz;字模生成方法:通过字模软件生成64×64点阵的文字(如"心率测试")和32×64点阵的数字(如"68"),需特别注意字模数组的宽度和深度设置;代码实现:在VGA驱动基础上修改显示模块,通过坐标定位和字模数据扫描来显示指定内容;注意事项:文字和数字的点阵尺寸不同,需确保字模输出格式正确,否则会影响显示效果。
2025-06-02 20:34:29
1270
1
原创 基于FPGA的电子秤设计-hx711压力传感器
模块购买,这个商家给我螺丝没发全,导致我emmm没法安装到一起,只能非常简陋的测量一下。基于FPGA的电子秤设计hx711。
2025-05-08 12:13:34
242
原创 基于FPGA控制ADC0832双通道采样+电压电流采样+LCD屏幕显示
定制要求使用ADC0832芯片进行ADC采样。其中电压采样以及电流采样是固定电路,是硬件设计,跟软件没没关系。本质上是进行了两路的电压信号采集。ADC0832模块说明基于FPGA控制ADC0832双通道采样+电压电流采样+LCD屏幕显示。
2025-05-08 11:55:37
1305
原创 基于FPGA婴儿安全监护系统(蓝牙小程序监测)
实时监测车内温湿度数据(DTH11温湿度模块)----实时控制风扇驱动速度(结合温湿度进行控制)-----检测车内是否有人(人体感应模块)------数据显示(数码管模块或者LCD模块)----当车锁住后,检测车内是否有人----如果有人----蜂鸣器响----LED灯亮------将车内数据通过蓝牙发送到手机上,手机可以通过蓝牙开车锁 app没有 有小程序或者蓝牙app基于FPGA的车内婴儿安全监测系统设计(风扇模块、温湿度、蓝牙模块、人体感应检测模块)
2025-05-08 11:29:53
534
原创 基于FPGA控制PCF8591开展ADC采样,以采样烟雾模块输出模拟电压为例(IIC通信)
这段时间做设计总是遇到一些传感器模块输出模拟电压,采集模拟电压进而了解传感器输出的浓度占比,在淘宝上找到了一个4通道的ADC采集模块,用这个来获取不同传感器的模拟电压输出正好,其实物如图所示:该模块具有ADC采样以及DAC输出的功能,其中4路为ADC采样输入AIN0-4,一路DAC输出AOUT。
2025-05-08 11:24:55
1190
原创 基于FPGA的血氧和心率蓝牙监测系统设计-max30102
本产品的核心是基于心率传感器的智能心率监测系统,通过硬件端的心率传感器获取人体的心率和血氧浓度等信息,并进行实时监测。APP端与硬件端通过蓝牙进行通信配对,显示用户的实时心率数据并提供曲线图展示,同时也支持异常数据查询和历史数据查询功能。在云平台端,数据流能够实时展示,并且提供数据分析和处理,方便用户更加深入地了解自身的身体状况。模块链接如下,这个模块是一个串口接口的。
2025-05-08 10:22:33
1020
原创 基于FPGA的智能垃圾桶设计-超声波测距模块-人体感应模块-舵机模块 仿真通过
在FPGA开发平台中搭建完整的硬件控制系统,集成超声波测距模块、人体感应电路、舵机驱动模块及报警单元。在感知层配置阶段,优化超声波回波信号调理电路与人体感应防误触逻辑,确保传感器数据可靠性;开发时间较短,功能比较基础,可以根据需求进行定制。
2025-04-13 21:32:32
482
原创 基于FPGA的六层电梯智能控制系统 矩阵键盘-数码管 上板仿真均验证通过
本设计基于FPGA实现了一个完整的六层电梯智能控制系统,旨在解决传统电梯控制系统在别墅环境中存在的个性化控制不足、响应速度慢等问题。系统采用Verilog HDL语言编程,基于Cyclone IV E系列FPGA平台开发,通过模块化设计方法实现了顶层调度、按键扫描、按键转换、电梯控制器和数码管显示等功能模块。系统硬件采用EP4CE6E22C8N芯片为核心,配合4×4矩阵键盘模块进行电梯内外按键输入,14个LED灯显示电梯外部按钮状态,4位数码管显示当前楼层和运行状态。
2025-04-12 22:40:59
567
原创 基于FPGA的蓝牙密码锁,小程序端修改密码(4位密码/6位密码)可扩展功能verilog,已通过上板验证
准备:蓝牙模块、矩阵键盘模块、数码管模块以及开发板即可4位密码/6位密码Quartus或者vivado 都可。
2025-03-29 15:28:52
399
原创 基于FPGA的ESP8266无线数据传输(温湿度DTH11、光照强度BH1750、WIFI模块)连接中国移动onenet云平台,仿真+上板通过+可视化平台搭建
踩得坑:正点原子的esp8266模块不用刷固件,mqtt直接用,买其他的esp8266 -01需要刷固件,我还没买底座,比较麻烦,后来索性换了正点原子的wifi模块。其实用其他的效果一样,都是AT指令+MQTT,只不过需要刷固件。参考:CSDN大佬们 ID:紧邻的二氧化碳虽然但是fpga做这些没什么优势,但是架不住有些毕业设计需要,emmmm当个参考吧。
2025-03-27 22:29:03
666
6
原创 OFDM接收机学习-第二章 符号同步模块FPGA的实现
第一章根据短序列的周期性以及延迟相关并长度保持算法进行了判断新数据分组到来的判断。输出的结果就是根据输入给与一个大概位置的有效标志,之后更加精确的判断交给后面的其他模块。因为本实验只使用了一个载波,所以不需要进行载波同步,直接进入符号同步,符号同步会充分利用短序列,燃烧最后价值。消除空闲间隔,输出长序列以及有效数据。理解教材公式,做好数据控制,验证数据计算。实际上板需要结合实际更新阈值等数据。代码参考教材:基于xilinx FPGA的OFDM通信系统基带设计。
2025-01-13 16:12:13
1238
原创 OFDM接收机学习-第一章 分组检测模块FPGA的实现
ofdm发射机信号最终是发出来了2路8位的时域信号,分别是8位实部和虚部。最终的话通过板子验证发射机与接收机之间的正确通信,因此涉及到不同时钟域作用下的信号首先就要考虑信号的同步问题。如何在有噪声的情况下基本正确找到帧头也就是前导码,正确找到前导码也就意味着正确找到了数据域,才能完成两个时钟域之间的正常通信。理解教材公式,做好数据控制,验证数据计算。实际上板需要结合实际更新阈值等数据。
2025-01-11 15:30:49
1392
原创 基于FPGA的洗衣机控制器电子定时器
(2)用两个数码管显示洗涤的预置时间(默认10分钟),再用两个数码管按倒计时方式对各个洗涤状态过程作计时显示,直到 时间到停机;(3)洗涤过程由“开始”信号开始;(1)定时启动正转20秒暂停10秒反转20秒暂 停10秒,定时未到回到“正转20秒暂停10秒……若定时到,则停机发出音响信号;其中围绕工作状态展开进行二次状态设计,正转、反转以及暂停等等。(4)三只LED灯表示“正转”,“反转”、“暂停”三个状态。首先控制空闲状态、工作状态以及结束状态。(5)用动态扫描控制四个数码管的输出。
2025-01-04 20:48:10
1189
原创 OFDM学习-(二)长短序列和PPDU整体数据处理流程
根据框图可以知道发射机这部分信号在DA转换之前,数据是两路,分别是实部和虚部8位信号。通过DA转换也是两路模拟信号,通过IQ调制搞到射频。PPDU包括3部分数据,长短序列是不需要进行ofdm操作的,signal和data的信号需要进行ofdm操作,也就是下面图中扰码、卷积编码、交织等等的操作,最后通过ifft和cp加窗后进行输出,最后将实部信号与虚部信号与训练序列的实部和虚部按照位置分别发送。训练序列的产生要明白:频域上用了12个子载波,间隔为4,BPSK符号格式,功率因数1.4几来着?。
2025-01-03 22:35:45
1296
原创 基于FPGA的辩论赛系统设计-8名选手-正反两方-支持单选手评分-正反两方评分总和
基于FPGA的辩论赛计分器,(1);答辩倒计时功能,当正反任意一方开始答辩后,倒计时30S。在倒计时最后10S后,LED灯开始闪烁,用来提醒辩论人时间快结束了。(2);答辩评分和计分功能,当答辩方结束答辩后,评委可以通过按键进行评分,基础分数为10分(满分),可以通过按键减少分数,最后通过确认按键确定评分。同时正方和反方的评分总数可以通过按键进行显示,达到一个计分的功能。
2024-12-31 15:16:24
542
原创 基于FPGA 的4位密码锁 矩阵键盘 数码管显示 报警仿真
正确 错误输出对应的led信号 连续错误3次输出led锁定信号。1、通过键盘模拟4位密码输入 矩阵键盘。3、密码可通过管理员按键进行修改。
2024-12-22 10:30:59
655
5
通信领域QAM生成正弦波以及余弦波用的coe文件,配合文章代码进行使用,将该文件导入ROM ip核就可以
2025-09-07
基于FPGA的出租车收费计程计时系统,上板工程,vivado,可以移植到quartus配置引脚后正常使用
2025-06-11
基于FPGA的洗衣机定时控制器,其中正转20秒,停止10秒,反转20秒,停止10秒 上板工程,viviado,同时将代码导进到quartus配置引脚同样适配
2025-06-11
基于FPGA实现指纹密码锁,AS608指纹密码锁,其中三个按键,分别是读取手指图像按键,保存按键,以及进入验证指纹状态按键 这是上板的工程,需要结合自己的板子配置引脚
2025-06-11
【计算机编程教育】期末作业资源汇总:涵盖前后端开发、算法、数据库及移动应用的项目实践与学习路径推荐
2025-06-10
【计算机视觉】YOLOv8数据集资源汇总:涵盖通用与专用领域数据集、标注工具、预处理及优化策略
2025-06-10
编程开发VSCode配置C/C++开发环境:从安装到高级配置全流程指南
2025-06-10
该系统整体包含四个功能:如图2.1数字时钟自定义显示、数字时钟校时、闹钟设置、倒计时设置,根据4个开关的0和1状态,实现功能间的切换
2024-12-31
OFDM无线通信研究,包括发射机与接收机仿真,通过该案例能够学习通信数据所需要进行的数据处理操作,进而为实现FPGAofdm通信打好基础 MTALAB仿真文件
2024-12-31
新年烟花LED效果,10分频,10khz变1khz,Multisim仿真
2024-12-24
基于FPGA 的4位密码锁矩阵键盘 数码管显示 报警仿真
2024-12-22
FPGA-EPM240-Quartus-LED-图形化编程
2024-11-22
基于fpga的9层电梯,层数可以改,任意层数均可实现,先看tb文件 理解怎么个工作流程
2024-07-13
基于Verilog语言设计一个32位超前进位并行加法器 带tb文件 通过仿真 位数可以变8/4/12/24位
2024-07-13
基于fpga 的四层电梯,仿真通过 带tb文件
2024-07-13
FPGA Verilog DDS 雏形,本资源只是为了调用一下rom ip核 具体使用流程看说明
2024-06-02
FPGA Verilog 计算信号频率,基础时钟100Mhz,通过锁相环ip核生成200Mhz检测时钟,误差在10ns
2024-06-02
FPGA Verilog PLL锁相环 FIFO同步 ip核调用 仿真工程
2024-06-01
Verilog 实现CRC-16(DNP)协议校验码已通过仿真
2023-11-19
FPGA Verilog 实现串口发送任意字节数据(8的倍数)已通过上板验证支持常用波特率
2023-11-19
FFT FPGA点数问题
2024-10-28
OFDM输出信号怎么合并为1路
2024-08-30
FPGA方向准备找工作,有没有什么笔试刷题的小程序或者网站呢
2024-06-01
Verilog FPAG 逻辑语法问题
2024-05-24
AD 不规则板子拼板的板子形状?
2024-05-18
c语言如何保存函数返回的数组?
2024-05-12
FPGA Verilog 如何实现乘小数
2024-01-28
fpga 怎么实现简易输出随着输入进行变化
2023-11-15
DPLL数字锁相环FPGA
2023-09-05
FPGA DPLL 位同步
2023-07-25
Verilog 曼彻斯特译码 如何实现同步?
2023-07-03
Verilog 开发语言进 求解决
2023-07-11
蓝桥杯嵌入式中关于LCD 控制的一些问题
2021-03-25
TA创建的收藏夹 TA关注的收藏夹
TA关注的人