数字集成电路设计初级知识(二)

不可被综合的语句

  1. wait
  2. defparam:编译时重载参数值
  3. tri:net类型
  4. repeat:将一块语句循环执行确定次数
  5. while:在条件表达式为真时一直循环执行(while在在2001标准以后支持)
  6. forever:重复执行直到仿真结束
  7. =/!:值相同/不相同
  8. initial
  9. UDP(User Defined Primitive)
  10. fork…join块
  11. event类型
  12. real类型
  13. time类型
  14. assign deassign结构
  15. force release结构

asic和fpga的区别

  1. FPGA和ASIC全定制电路:
    ASIC——专用集成电路
    ASIC由IC设计人员根据特定的电路需求,设计专用的逻辑电路,在设计完成后生成设计网表,交给芯片制造厂家流片。在流片之后,内部逻辑电路就固定了,芯片的功能也就固定的。
    FPGA——现场可编程门阵列
    FPGA由Xilinx,Alter等器件厂家提供,设计人员只需要根据需求选择相应的器件,然后设计逻辑电路,并下载到FPGA器件中去,实现需求的电路功能,随时可以修改电路功能。
    用途
    FPGA主要用于要求快速迭代或者小批量产品,或者作为ASIC的算法验证加速。
    ASIC用于设计规模大,复杂度比较高的芯片,或者是成熟度高,产量比较大的产品
    成本
    小批量需求时,单片FPGA成本低于ASIC,随着产品量的增加,单片ASIC成本逐步降低
    功耗
    在相同工艺条件下,FPGA要大于ASIC。FPGA,尤其是基于占用大量硅面积的、每个单元六个晶体管的静态存储器(SRAM)的查寻表(LUT)和配置元件技术的FPGA,其功耗
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值