FPGA时序约束的几种方法

一,时钟约束

        时钟约束是最基本的一个约束,因为FPGA工具是不知道你要跑多高的频率的,你必要要告诉工具你要跑的时钟频率。时钟约束也就是经常看到的Fmax,因为Fmax是针对“最差劲路径”,也就是说,如果该“最差劲路径”得到好成绩,那些不是最差劲的路径的成绩当然比“最差劲路径”好。Best case的Fmax评估比起Worst case有更好的表现(也更接近实体的Fmax评估)。
二, 时钟约束 + 时序例外约束
        有时候一个设计中,存在多个时钟,光有时钟约束是不够的,还需要加一些例外约束,时序例外约束包括 FalsePath 、MulticyclePath、MaxDelay、MinDelay。但这还不是最完整的时序约束。如果仅有这些,说明时序分析思路还局限在FPGA芯片内部。
三, 系统时钟约束
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值