PADS 绘图到PCB LAOUT

本文介绍了如何在PCBLogic中新建原理图,添加元器件、连线,使用页面连接符处理远程引脚,以及进行PCBLAYOUT链接、发送网表和覆铜的基本步骤。

摘要生成于 C知道 ,由 DeepSeek-R1 满血版支持, 前往体验 >

PCB Logic原理图绘制

 

        如图所示,新建原理图后,可以通过上图方框内的按钮快捷添加元器件,当元器件添加完成后开始连线。当原理图相同网路的引脚距离比较远或者不在一页的时候,可以通过页面连接符进行连接,布线左键选中该网络中的PIN脚之后右键选择页面连接符,然后输入网络名。

        如上图当与原理图绘制完成后,接下来需要进行PCBLAYOUT的绘制。

        如图,可通过该按钮快捷进行与PCBLAYOUT的链接,可选择新建PCBLAYOUT文件或者选择已有的PCBLAYOUT文件进行链接。 

        链接完成后,点击设计,选择发送网表就可以将元件发送到PCBLAYOUT页面。 

然后开始布局布线,布局尽可能简洁、路径尽可能短,差分信号除外(等长)

对大地进行覆铜 选择覆铜-右键选择矩形,然后点击工具-选择覆铜管理器--快速灌注。

 

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值