2022NV暑期实习笔试题(ASIC Physical Design)

本文介绍了VLSI设计相关的面试题目,涵盖Verilog RTL代码编写、FIFO最小深度计算、格雷码约束、时序图绘制、脚本语言应用、电路优化分析、时钟定时问题等,旨在帮助理解ASIC后端和前端设计的关键知识点。

摘要生成于 C知道 ,由 DeepSeek-R1 满血版支持, 前往体验 >

**题外话:**考后发现ASIC Physical Design是后端但又偏前端一些,VLSI就是纯纯的后端,前人经验,有问题就直接问HR。

题型十题简答题,每一题均有至少两问,虽然是纯英文,但是题目还是能看懂的。
1、verilog写RTL代码,设计2:1MUX,以及用2:1MUX设计4:1MUX并且画出电路图。
2、计算FIFO最小深度,假设fifo使用格雷码,如何约束格雷码总线上的偏差。
在异步FIFO中使用格雷码,由于格雷码中数据变动次数少,可以减小亚稳态的概率,并且即使是出于亚稳态也没关系,因为当产生亚稳态时,变化的这一位的值,他的状态要么是变化前的值,要么是变化后的值。然后该值再经过传输后经过快时钟的判断,就不会出现问题。

3、在两个Flipflop中间插入latch,画出时序图,以及latch是如何优化hold timing.
4、给定两个点的坐标,用脚本语言将两点之间的最小距离经过的坐标输出。
5、读工具仿出来的信息,并且从中获取信息点(考验对工具的掌握以及实际操作的情况)
6、对优化(包括但不限于时钟树优化)前后的电路图进行分析有什么不同之处,具体到某一个模块。
7、根据填命令缺少的数据,主要是一些时钟和时序,只要考察队各个延迟数据的理解和熟悉程度,包括时钟周期,建立时间、时钟延迟等。
8、(题目不是很懂)首先给时钟的波形,然后让画出基于上升沿的最小时钟长度,基于下降沿的最小时钟长度,基于上升沿的最小时钟脉冲,基于下降沿的最小时钟长度????

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值