
2012-2013 第一学期《计算机组成原理》期末考核
一、项目 1 描述:
设 CPU 共有 16 根地址线,8 根数据线, R/W 作读写命令信号(高电
平为读,低电平为写)。现有下列存储芯片:
ROM(2K×8 位,4K×4 位,8K×8 位),
RAM(1K×4 位,2K×8 位,4K×8 位)
及 3 / 8 译码器和其它门电路(门电路自定)
1、 若最小 4K 地址为系统程序区,4096~16383 地址范围为用户程
序区,请确定选用的存储芯片的类型和数量,详细画出 CPU 和
存储芯片的连接图。
2、 若不想采用 cache,要使访存速度提高到 8 倍,可采用什么措
施,画图说明。
3、 存储器中存储了以下 C 语言代码:
int x[2][256] ;
int i ;
int sum = 0 ;
for(i = 0 ; i < 256 ; i++) {