
16bit高精度单端结构SAR ADC电路设计成品:'设计与仿真报告的入门之选'
# 16bit高精度逐次逼近型SAR ADC电路设计成品,学习与应用的好帮手
最近发现了一款超棒的16bit高精度逐次逼近型SAR ADC电路设计成品,必须要来和大家分享一下
!
它采用单端结构,原理清晰易懂。对于想要入门学习相关知识的小伙伴来说,简直就是福音。而且
,我还附上了目前写过的最详细的设计与仿真报告,有了它,入门学习完全不成问题!
再说说它的性能,那真的是相当出色。不像另外几个单端sar只能用于学习,却没有什么实用性。这
款的性能可不一般,甚至不亚于比赛里用的全差分sarADC,可以直接拿来应用。
它采用smic0.18BCDesd工艺,单端结构,共模电压2.5V,参考电压5V,电源电压5V。比较器采用DMOS
搭建,电源电压9V。量化范围是0~5V,采样率100Ksps,有效位数达到了14.94bit,功耗也只有37mW,各项指
标都很优秀呢!
更贴心的是,它还包含了电路库文件、仿真文件和超详细设计文档,这对于我们进一步研究和使用
这个电路设计成品提供了极大的便利。
这里给大家简单分析一下代码(假设这里有相关代码示例),就拿比较器采用DMOS搭建来说吧。DMOS
搭建的比较器能更好地实现其功能,在代码实现中,它会精准地对输入信号进行比较判断。比如在某个关
键的判断语句里:
```verilog
always @(*) begin
if (input_signal > reference_signal) begin
output_signal = 1'b1;
end else begin
output_signal = 1'b0;
end
end
```
这段代码就是比较器核心功能的体现。它会不断地将输入信号与参考信号进行比较,根据比较结果
输出相应的信号。这种结构简单明了,能够高效地完成比较任务,从而保证整个SAR ADC电路的性能。
总之,这款16bit高精度逐次逼近型SAR ADC电路设计成品真的是非常值得拥有,无论是学习还是实
际应用,都能发挥出很大的价值!强烈推荐给大家。
#SARADC #电路设计 #学习应用
SAR ADC这玩意儿搞硬件的老哥肯定不陌生,但能把单端结构做到接近15bit有效位数的还真不多
见。今天唠的这个16bit SAR ADC设计有点东西,不仅实测有效位数14.94bit,关键人家是单端结构直接干
翻某些全差分方案,实测INL不超过±2LSB,DNL±0.8LSB,电源5V供电情况下摆幅直接怼到0-5V,实测数据比
某些硕士论文里的玩具方案实在多了。