100% encontró este documento útil (1 voto)
980 vistas3 páginas

EJ T4Ftos Soluciones

Este documento presenta la resolución de varios ejercicios sobre sistemas digitales secuenciales. Resume los estados de un registro de 5 bits para diferentes señales de entrada y reloj. También muestra diagramas de tiempos para registros de desplazamiento con entrada serie y paralela, y determina los estados de registros de desplazamiento bidireccionales y universales para diferentes señales de control y entrada.

Cargado por

Raquel Gómez
Derechos de autor
© © All Rights Reserved
Nos tomamos en serio los derechos de los contenidos. Si sospechas que se trata de tu contenido, reclámalo aquí.
Formatos disponibles
Descarga como PDF, TXT o lee en línea desde Scribd
100% encontró este documento útil (1 voto)
980 vistas3 páginas

EJ T4Ftos Soluciones

Este documento presenta la resolución de varios ejercicios sobre sistemas digitales secuenciales. Resume los estados de un registro de 5 bits para diferentes señales de entrada y reloj. También muestra diagramas de tiempos para registros de desplazamiento con entrada serie y paralela, y determina los estados de registros de desplazamiento bidireccionales y universales para diferentes señales de control y entrada.

Cargado por

Raquel Gómez
Derechos de autor
© © All Rights Reserved
Nos tomamos en serio los derechos de los contenidos. Si sospechas que se trata de tu contenido, reclámalo aquí.
Formatos disponibles
Descarga como PDF, TXT o lee en línea desde Scribd
Está en la página 1/ 3

Soluciones de algunos Ejercicios de Sistemas Digitales

Secuenciales
(Casi todos han sido resueltos en clase.)
Ejercicio 4:
Obtener los estados del registro de 5 bits mostrado (inicialmente 0000), para las señales de reloj (CLK) y
entrada de datos (IN) indicadas ++++++ Se introduce el primer bit de datos (1) en el registro con el primer
impulso de reloj y luego se desplaza de izquierda a derecha. Del mismo modo se introdu-cen y desplazan los
restantes bits. Después de cinco impulsos de reloj el registro contiene Q4Q3Q2Q1Q0 = 11010

IN Q0 Q1 Q2 Q3 Q4
D Q D Q D Q D Q D Q

clk clk clk clk clk

CLK

CLK 1 2 3 4 5

IN

Q0 1 1 0 1 0

Q1 0 1 1 0 1

Q2 0 0 1 1 0

Q3 0 0 0 1 1

Q4 1

Ejercicio 5:
Hacer un diagrama de tiempos de un registro de desplazamiento con entrada serie y 4 salidas paralelas (A-B-C-
D), suponiendo que está compuesto de biestables tipo D con entrada de reloj activa en flanco de bajada y que la
entrada serie aplicada es la mostrada a continuación. ¿Qué dato se obtendría tras 6 ciclos de reloj?

CLK 1 2 3 4 5 6

IN

A ? ? ? 0 1 1 0 0 1

B ? ? ? ? ? ? ? 0 1 1 0 0

C ? ? ? ? ? ? ? ? ? ? ? 0 1 1 0

D ? ? ? ? ? ? ? ? ? ? ? ? ? ? ? 0 1 1

Departamento de Automática. Universidad de Alcalá


Ejercicio 6:
Determinar la forma de onda de la salida de datos de un registro entrada paralela / salida serie para las señales
de entrada mostradas en la figura y suponiendo que las entradas D3-D0 tienen los datos 1010.
D3-D0

Shift/Load# S

CLK
1 2 3 4 5
CLK

Shift/Load#

? 0 1 0 1 1
S
0

Ejercicio 7:
Determinar el estado en cada pulso de reloj de un registro de desplazamiento bidireccional de 4 bits en el que la
entrada de datos está en nivel BAJO, si se aplica la señal de control RIGHT/LEFT# indicada. Suponer que el
estado inicial del registro es Q0-Q3 = 1101 y que la sincronización es con el flanco de subida del reloj.

R/L#

CLK 1 2 3 4 5 6

Q0 1 0 0 0 1 1 0

Q1 1 1 0 1 1 0 1

Q2 0 1 1 1 0 0 0

Q3 1 0 1 0 0 0 0

Ejercicio 8:
Determinar el estado en cada pulso de reloj de un registro de desplazamiento universal bidireccional de 4 bits en
el que se aplican las señales de entrada y de control mostradas (sincronización con flanco de subida del reloj).
Suponer que solo CLR es asíncrona y que las señales de control S0-S1 codifican el siguiente comportamiento:
S0=S1=1 : Carga paralela (D0-D3); S0=S1=0 no hay cambios; S0=0 y S1=1 desplazamiento a la izquierda y
S0=1 y S1=0 desplazamiento a la derecha. SR-ser y SL-ser son las entradas de datos serie derecha e izquierda
respectivamente.
CLK 1 2 3 4 5 6 7 8 9 1 0 1 1 1 2

S0 1 1 0 0

S1 1 0 1 0

CLR

SR-ser 0 1 0 0 0 0 0 0 0 0 1

SL-ser 0 0 0 0 0 0 0 1 0 1

D0 1

D1 0

D2 1

D3 0

Q0 0 1 0 1 0 0 0 0 0 0 0 0 0

Q1 0 0 1 0 1 0 0 0 0 0 0 1 1

Q2 0 1 0 1 0 1 0 0 0 0 1 0 0

Q3 0 0 1 0 1 0 1 0 0 1 0 1 1

Ejercicio 10:
Diseñar un contador síncrono ascendente/descendente de 0 a 7 con biestables J-K.
Resuelto en el Floyd p 495

Departamento de Automática. Universidad de Alcalá

También podría gustarte