Verilog学习笔记——有符号数的乘法和加法

     有符号数的计算在 Verilog 中是一个很重要的问题(也很容易会被忽视),在使用 Verilog 语言编写 FIR 滤波器时,需要涉及到有符号数的加法和乘法,在之前的程序中我把所有的输入输出和中间信号都定义成有符号数,这样在计算时没有出现问题(实际在之前的程序中遇到了有符号和无符号数的问题,最后滤波结果不对,博客的程序是已经改正过的),下面实际试验一下 Verilog 的乘法问题;

1. 编写程序测试无符号数和有符号数的乘法

     编写程序如下,其中,乘法的两个乘数分别是无符号、有符号的四种组合,输出的积也是分为无符号和有符号,共计 8 种可能;

module signed_test(
    input           [7:0]   data_in_unsigned_1,
    input           [7:0]   data_in_unsigned_2,

    input   signed  [7:0]   data_in_signed_1,
    input   signed  [7:0]   data_in_signed_2,
    
    output          [15:0]  data_out_000,
    output          [15:0]  data_out_001,
    output          [15:0]  data_out_010,
    output          [15:0]  data_out_011,
    
    output  signed  [15:0]  data_out_100,
    output  signed  [15:0]  data_out_101,
    output  signed  [15:0]  data_out_110,
    output  signed  [
Verilog中,有符号数加法可以通过使用`+`操作符来实现。在Verilog代码中,可以使用`signed`关键字来声明有符号数变量。例如,如果要实现一个有符号数加法器,可以定义两个有符号数输入`a``b`,然后使用`+`操作符将它们相加并将结果赋给一个有符号数输出变量`sum`。下面是一个简单的Verilog代码示例: ```verilog module signed_adder( input signed [7:0 a, input signed [7:0 b, output reg signed [8:0 sum ); always @(a or b) begin sum <= a + b; end endmodule ``` 在上面的例子中,`input signed [7:0] a``input signed [7:0] b`分别声明了两个有符号的8位输入变量`a``b`,`output reg signed [8:0] sum`声明了一个有符号的9位输出变量`sum`。`always @(a or b)`语句指定了当`a`或`b`发生变化时,执行计算赋值操作。`sum <= a + b`语句将`a``b`相加的结果赋给`sum`变量。 请注意,Verilog中的有符号数加法无符号数加法在语法上是相同的,但是对于有符号数的处理需要注意溢出符号位扩展等问题,以确保正确的计算结果。<span class="em">1</span><span class="em">2</span><span class="em">3</span> #### 引用[.reference_title] - *1* [Verilog学习笔记——有符号数乘法加法](https://blog.csdn.net/DengFengLai123/article/details/104072423)[target="_blank" data-report-click={"spm":"1018.2226.3001.9630","extra":{"utm_source":"vip_chatgpt_common_search_pc_result","utm_medium":"distribute.pc_search_result.none-task-cask-2~all~insert_cask~default-1-null.142^v93^chatsearchT3_2"}}] [.reference_item style="max-width: 33.333333333333336%"] - *2* [verilog有符号加法器设计](https://download.csdn.net/download/qq_42025108/16392840)[target="_blank" data-report-click={"spm":"1018.2226.3001.9630","extra":{"utm_source":"vip_chatgpt_common_search_pc_result","utm_medium":"distribute.pc_search_result.none-task-cask-2~all~insert_cask~default-1-null.142^v93^chatsearchT3_2"}}] [.reference_item style="max-width: 33.333333333333336%"] - *3* [verilog有符号数无符号数的相关运算](https://blog.csdn.net/qq_43140345/article/details/123806734)[target="_blank" data-report-click={"spm":"1018.2226.3001.9630","extra":{"utm_source":"vip_chatgpt_common_search_pc_result","utm_medium":"distribute.pc_search_result.none-task-cask-2~all~insert_cask~default-1-null.142^v93^chatsearchT3_2"}}] [.reference_item style="max-width: 33.333333333333336%"] [ .reference_list ]
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值