0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

信号完整性系列之“串扰”

工程师 来源:硬件助手 作者:硬件助手 2020-10-19 17:54 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

本文主要介绍串扰的概念,及其FEXT、NEXT等,以及串扰的消除措施。

串扰串扰是指当信号在传输线上传播时,因电磁耦合对相邻的传输线产生的不期望的电压噪声干扰。这种干扰是由于两条信号线间的耦合,即信号线之间互感和互容耦合引起的。容性耦合(当干扰源产生的干扰是以电压形式出现时,干扰源与信号电路之间就存在容性(电场)耦合,这时干扰电压线电容耦合到信号电路,形成干扰源)引发耦合电流,而感性耦合(当干扰源是以电流形式出现的,此电流所产生的磁场通过互感耦合对邻近信号形成干扰)则产生耦合电压。由于自身的逻辑电平发生变化,对其他信号产生影响的信号线称为“攻击线”(Aggressor),即干扰线。受到影响而导致自身逻辑电平发生异常的信号连线我们称为“受害线”(Victim),即被干扰线。串扰噪声从干扰对象上通过交叉耦合到被干扰对象上,表现为在一根信号线上有信号通过时,在PCB板上与之相邻的信号线上就会感应出相关的信号。

串扰由一条线到另一条线的能量耦合的方式主要分为电场(electric field)和磁场(magnetic field)。由于走线之间存在着互容(Mutual capacitance)和互感(Mutual inductance),一条走线上的AC信号便会从这些分布的互容和互感传递到另一根被干扰线(victim net)上。串扰可分为容性耦合串扰和感性耦合串扰两类。

静态网络靠近干扰源一端的串扰称为近端串扰(也称后向串扰NEXT),而远离干扰源一端的串扰称为远端串扰(或称前向串扰FEXT)。

当干扰源状态变化时,会在被干扰对象上产生一串扰脉冲,在高速系统中,这种现象很普遍。通常,依赖于干扰源和被干扰源上信号的跳变,被干扰线上产生四种类型的影响:正的短时脉冲,负的短时脉冲,上升时延,下降时延,如下图所示:

串扰的来源当信号沿着传输线传播时,在信号路径与返回路径之间存在电场和磁场。这些场的分布不仅仅限于信号和返回路径之间的空间内,而是在周围空间延伸。我们把这些延伸出去的场称为边缘场。

如果将两导线的间距加大,可看到边缘场的强度大大减弱。

第2根线处在边缘场的附近时,就有过多的耦合和串扰。归根结底,边缘场是引起串扰的根本原因。减小串扰最重要的方法就是使网络间的间距足够远,使其边缘场降低到可以接受的范围。

在系统中的每两个网络之间,总会有边缘场产生的电感耦合和电容耦合。我们把耦合电感和耦合电容分别叫做互感和互容。

串扰的消除解决容性串扰,主要加大线间距,在PCB上的布线要遵循3W原则,即两个传输线的线中心之间的距离要大于3倍的传输线的线宽。对系统中关键传输线,可以改用差分线传输以减少其它传输线对它的串扰;也可以对关键线的中间加地线保护以减少串扰。

解决感性串扰,主要减小回路面积,减小互感。例如,在芯片的电源的去耦电容,通过电容提供回流通道,可以减少回路面积,减小互感。

尽可能地减少相邻传输线间的平行距离(累积的平行距离),最好在不同层间走线,相邻两层的信号层(中间没有平面层隔离)走线方向应该相互正交,以减少层间的串扰。

在保证传输线特征阻抗的同时,使布线层与参考平面(电源平面或地平面)间的介质层尽可能的薄,这样就加大了传输线与参考平面间的耦合度,从而减少相邻传输线间的耦合。

在保证信号时序的情况下,尽可能选择转换速度低的元器件,这样电场与磁场的变化速度慢一点,从而降低串扰。由于信号上升时间是造成SI 问题的主要原因,所以在满足系统设计指标的情况下,应该尽可能选取信号上升沿较慢的器件。

可能的话,尽量少在表层走线,走带状线或嵌入式微带线,因为表层线的电场耦合比中间层的要强(表层线只有一个参考平面),内层走线可以消除传播速度的变化。

责任编辑:haq

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 电源
    +关注

    关注

    185

    文章

    18481

    浏览量

    257941
  • 电容
    +关注

    关注

    100

    文章

    6313

    浏览量

    155213
  • 电压
    +关注

    关注

    45

    文章

    5726

    浏览量

    118731
  • 网络
    +关注

    关注

    14

    文章

    7918

    浏览量

    91474
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    如何影响信号完整性和EMI

    欢迎来到 “掌握 PCB 设计中的 EMI 控制” 系列的第六篇文章。本文将探讨如何影响信号完整性和 EMI,并讨论在设计中解决这一问题
    的头像 发表于 08-25 11:06 1445次阅读
    <b class='flag-5'>串</b><b class='flag-5'>扰</b>如何影响<b class='flag-5'>信号</b><b class='flag-5'>完整性</b>和EMI

    什么是信号完整性

    电子发烧友网站提供《什么是信号完整性?.pdf》资料免费下载
    发表于 07-09 15:10 0次下载

    罗德与施瓦茨示波器RTO2014破解信号完整性难题的全面指南

    信号完整性在现代高速数字系统和通信领域中至关重要。随着数据传输速率的不断提升,信号在传输过程中面临的挑战也愈加严峻,如信号衰减、反射、
    的头像 发表于 07-08 17:37 209次阅读
    罗德与施瓦茨示波器RTO2014破解<b class='flag-5'>信号</b><b class='flag-5'>完整性</b>难题的全面指南

    了解信号完整性的基本原理

    ,设计人员必须注意电路板布局并使用适当的导线和连接器,从而最大限度地减少反射、噪声和。此外,还必须了解传输线、阻抗、回波损耗和共振等基本原理。 本文将介绍讨论信号完整性时使用的一些
    的头像 发表于 05-25 11:54 474次阅读
    了解<b class='flag-5'>信号</b><b class='flag-5'>完整性</b>的基本原理

    高频晶振的信号完整性挑战:如何抑制EMI与

    在高速数字电路和射频系统中,高频晶振作为关键的频率源,其信号完整性直接影响整个系统的性能。随着电子技术的飞速发展,晶振的工作频率不断提高,电磁干扰(EMI)与问题日益凸显,成为制约
    的头像 发表于 05-22 15:35 369次阅读
    高频晶振的<b class='flag-5'>信号</b><b class='flag-5'>完整性</b>挑战:如何抑制EMI与<b class='flag-5'>串</b><b class='flag-5'>扰</b>

    信号完整性测试基础知识

    在当今快速发展的数字时代,高速传输已成为电子设备的基本要求。随着数据传输速率的不断提升,信号完整性(Signal Integrity,简称SI)问题变得越来越重要。信号完整性是高速互连
    的头像 发表于 04-24 16:42 2377次阅读
    <b class='flag-5'>信号</b><b class='flag-5'>完整性</b>测试基础知识

    PCB信号完整性探讨-PPT

    信号完整性(Signal lntegrity,SI)包含由于信号传输速率加快而产生的互连、电源、器件等引起的所有信号质量及延时等问题。    
    的头像 发表于 01-15 11:30 730次阅读
    PCB<b class='flag-5'>信号</b><b class='flag-5'>完整性</b>探讨-PPT

    听懂什么是信号完整性

    2024年12月20日14:00-16:00中星联华科技将举办“高速信号完整性分析与测试”-“码”上行动系列线上讲堂线上讲堂。本期会议我们将为大家介绍高速串行总线传输基本框架,什么是信号
    的头像 发表于 12-15 23:33 802次阅读
    听懂什么是<b class='flag-5'>信号</b><b class='flag-5'>完整性</b>

    GND与信号完整性的关系

    在现代电子系统中,信号完整性是设计和性能的关键因素。信号完整性问题可能导致数据传输错误、系统性能下降甚至设备损坏。地线(GND)是电路设计中的基本要素,它不仅为电路提供参考电位,还有助
    的头像 发表于 11-29 15:17 1340次阅读

    信号完整性信号一致你还不知道吗?#示波器 #信号完整性

    信号完整性
    安泰仪器维修
    发布于 :2024年09月25日 17:59:54

    高速电路中的信号完整性和电源完整性研究

    高速电路中的信号完整性和电源完整性研究
    发表于 09-25 14:44 0次下载

    高速高密度PCB信号完整性与电源完整性研究

    高速高密度PCB信号完整性与电源完整性研究
    发表于 09-25 14:43 5次下载

    高速PCB信号完整性设计与分析

    高速PCB信号完整性设计与分析
    发表于 09-21 11:51 4次下载

    高速PCB的信号完整性、电源完整性和电磁兼容研究

    电子发烧友网站提供《高速PCB的信号完整性、电源完整性和电磁兼容研究.pdf》资料免费下载
    发表于 09-19 17:37 0次下载

    信号介绍

    信号(Crosstalk)是指在信号传输过程中,一条信号线上的信号对相邻
    的头像 发表于 09-12 08:08 3482次阅读
    <b class='flag-5'>信号</b>的<b class='flag-5'>串</b><b class='flag-5'>扰</b>介绍